La porte logique OR est un type de circuit logique numérique dont la sortie passe à un niveau logique 1 uniquement lorsque l’une de ses entrées ou plusieurs sont en position haute.
La sortie, Q d’une “Porte logique OR” ne revient à “LOW” que lorsque TOUTES ses entrées sont à un niveau logique “0”. En d’autres termes, pour une porte logique OR, toute entrée “HIGH” donnera une sortie “HIGH”, niveau logique “1”.
L’expression logique ou booléenne donnée pour une porte logique OR numérique est celle de l’Addition Logique, qui est notée par un signe plus, ( + ) nous donnant l’expression booléenne suivante : A+B = Q.
Ainsi, la porte OR peut être décrite correctement comme une “Porte OR Inclusive” car la sortie est vraie lorsque les deux entrées sont vraies (HIGH). Nous pouvons donc définir l’opération d’une porte logique OR à 2 entrées comme étant :
“Si A ou B est vrai, alors Q est vrai”
Porte Transistor OR à 2 entrées
Une simple porte OR inclusive à 2 entrées peut être construite en utilisant des commutateurs transistor-résistor RTL connectés ensemble comme montré ci-dessous, avec les entrées connectées directement aux bases des transistors. Au moins un des transistors doit être saturé “ON” pour donner une sortie à Q.
Les portes logiques OR sont disponibles en utilisant des circuits numériques pour produire la fonction logique désirée et se voient attribuer un symbole dont la forme représente l’opération logique OR.
Types de porte logique numérique “OR”
La Porte OR Logique à 2 entrées
Symbole | Table de vérité | ||
![]() Poche OR à 2 entrées
|
B | A | Q |
0 | 0 | 0 | |
0 | 1 | 1 | |
1 | 0 | 1 | |
1 | 1 | 1 | |
Expression booléenne Q = A+B | Lue comme A OU B donne Q |
La Porte OR Logique à 3 entrées
Symbole | Table de vérité | |||
![]() Porte OR à 3 entrées
|
C | B | A | Q |
0 | 0 | 0 | 0 | |
0 | 0 | 1 | 1 | |
0 | 1 | 0 | 1 | |
0 | 1 | 1 | 1 | |
1 | 0 | 0 | 1 | |
1 | 0 | 1 | 1 | |
1 | 1 | 0 | 1 | |
1 | 1 | 1 | 1 | |
Expression booléenne Q = A+B+C | Lue comme A OU B OU C donne Q |
Comme la porte AND, la fonction OR peut avoir un nombre quelconque d’entrées individuelles. Cependant, les portes OR disponibles commercialement sont proposées avec des types à 2, 3 ou 4 entrées. Des entrées supplémentaires nécessiteront de connecter des portes en cascade par exemple.
Porte OR Multi-entrées
L’expression booléenne pour cette porte OR à 6 entrées sera donc :
Q = (A+B)+(C+D)+(E+F)
En d’autres termes :
A OU B OU C OU D OU E OU F donne Q
Si le nombre d’entrées requis est impair, les entrées “non utilisées” peuvent être maintenues en position LOW en les connectant directement à la terre à l’aide de résistances de “Pull-down” appropriées.
Les circuits intégrés de portes OR logiques numériques disponibles comprennent :
Portes OR Logiques TTL
- 74LS32 Quad à 2 entrées
Portes OR Logiques CMOS
- CD4071 Quad à 2 entrées
- CD4075 Triple à 3 entrées
- CD4072 Double à 4 entrées
Porte Logique OR 7432 Quad à 2 entrées
Dans le prochain tutoriel concernant les Porte Logiques Numériques, nous examinerons la fonction de la porte logique NOT numérique utilisée à la fois dans les circuits logiques TTL et CMOS ainsi que sa définition en algèbre booléenne et sa table de vérité.